whatsappWhatsApp: +79119522521
telegramTelegram: +79119522521
Логин Пароль
и
для авторов
Выполненные ранее работы и работы на заказ

Санкт-Петербургский Государственный Университет Телекоммуникаций им проф. М.А.Бонч-Бруевича

Вычислительная техника

Тестирование on-line

Вычислительная и микропроцессорная техника тестирование онлайн, ответы на тесты по Вычислительной и микропроцессорной технике на заказ.
Выполняем тестирование он-лайн для студентов Университета Телекоммуникаций им проф. М.А.Бонч-Бруевича по Вычислительной и микропроцессорной технике.
Стоимость прохождения он-лайн тестов за весь курс уточняйте при заказе (присылаете логин и пароль от личного кабинета, мы сообщим Вам стоимость).

Раздел 1. Комбинационные цифровые устройства (КЦУ)
Раздел 3. Микропроцессоры

Тест для самопроверки по разделу 3

1. В памяти FIFO адрес ячейки при записи и считывании указывается
- С помощью суммирующего счетчика
- С помощью вычитающего счетчика
- С помощью реверсивного счетчика
- Произвольно из буфера адресной шины

2. Память с последовательным доступом предполагает обращение
- По адресу, записанному в адресной области CACH
- По произвольному порядку адресов
- По строго определенному порядку адресов
- По любому записанному на шине адресу, относящемуся к данному пространству

3. Матрица статической памяти построена на основе
- Транзисторных ячеек
- Емкостных ячеек
- Электромагнитных ячеек
- Триггерных ячеек

4. В памяти LIFO адрес ячейки при записи и считывании указывается
- С помощью суммирующего счетчика
- С помощью реверсивного счетчика
- С помощью асинхронного счетчика
- С помощью вычитающего счетчика

5. Какая из шин микропроцессорной системы однонаправлена?
- Шина управления
- Системная шина
- Шина данных
- Шина адреса

6. Что такое регенерация DRAM?
- Запись начального уровня заряда
- Поддержание уровня заряда ячеек во включенной схеме DRAM
- Поддержание уровня заряда ячеек в процессе обращения к DRAM
- Восстановление заряда ячейки после считывания информации

7. Какая информация передается по шине данных?
- Данные
- Коды и данные
- Коды
- Адреса

8. К какому классу памяти относится память LIFO?
- Ассоциативная память
- Адресная память
- Память с последовательным доступом
- Внешняя память

9. Адресная память предполагает обращение
- По адресу, записанному в адресной области CACH
- По строго определенному порядку адресов
- По любому записанному на шине адресу, относящемуся к данному пространству
- По произвольному порядку адресов

10. Динамическая память имеет
- Сверхвысокое быстродействие
- Более высокое быстродействие, чем статическая память
- Быстродействие, не отличающееся от быстродействия статической памяти
- Низкое быстродействие

11. Архитектура фон Неймана предполагает для обмена процессор-память
- Единую шину для адреса и управления
- Единую шину для кодов и данных
- Раздельные шины для управления и данных
- Раздельные шины для кодов и данных

12. Конвейер для различных типов микропроцессоров может включать
- Только 4 ступени
- От 3 до 5 ступеней
- Только 5 ступеней
- Только 3 ступени

13. Статическая память имеет
- Быстродействие, не отличающееся от быстродействия динамической памяти
- Сверхвысокое быстродействие
- Более низкое быстродействие, чем динамическая память
- Низкое быстродействие

14. Гарвардская архитектура предполагает для обмена процессор-память
- Единую шину для кодов и данных
- Единую шину для адреса и управления
- Раздельные шины для кодов и данных
- Раздельные шины для управления и данных

15. Матрица динамической памяти построена на основе
- Емкостных ячеек
- Ячеек на биполярных транзисторах
- Электромагнитных ячеек
- Триггерных ячеек

Контрольный тест по разделу 1, Контрольный тест по разделу 3, Тест для самопроверки по разделу 1, Тест для самопроверки по разделу 3

показать все



Другие предметы, которые могут Вас заинтересовать:

Информатика

Мы используем cookie. Продолжая пользоваться сайтом,
вы соглашаетесь на их использование.   Подробнее